래티스 반도체가 ‘래티스 개발자 컨퍼런스 2024(Lattice Developers Conference 2024)’에서 차세대 FPGA 플랫폼 및 다양한 신제품을 공개하며 에지에서 클라우드까지 FPGA 혁신 리더십을 강화했다고 밝혔다. 이번 행사에서 공개된 주요 제품은 차세대 소형 FPGA 플랫폼 Lattice Nexus 2와 이를 기반으로 한 첫 번째 디바이스 제품군 Lattice Certus-N2다. 이 제품들은 첨단 연결성, 최적화된 전력 효율, 동급 최고의 보안을 제공하며, 특히 에지 애플리케이션을 위한 효율적인 프로세싱, 브릿징, 제어 기능을 지원하도록 설계됐다. 에삼 엘라시마위(Esam Elashmawi) 래티스 반도체 최고 전략 및 마케팅 책임자는 “래티스는 저전력 소형 폼 팩터 FPGA 기술을 선도하며, 고객이 전력 효율적이고 안전하며 혁신적인 애플리케이션을 설계할 수 있도록 최적의 솔루션을 제공하고 있다”고 말했다. 이어 “우리는 고객과 파트너가 잠재력을 최대한 발휘할 수 있도록 다목적의 강력한 FPGA 솔루션을 지속적으로 개발해 나갈 것”이라고 강조했다. ◇ FPGA 성능과 보안 대폭 향상 Lattice Nexus 2 플랫폼은 16nm Fi
헬로티 서재창 기자 | 마이크로칩테크놀로지(이하 마이크로칩)는 PolarFire RISC-V SoC 및 FPGA를 사용하는 개발자를 위한 마이크로칩의 스마트 임베디드 비전 이니셔티브의 두 번째 애플리케이션 개발 툴을 출시했다. 해당 PolarFire 디바이스는 동급 대비 최저 전력 SoC FPGA며, 듀얼 4K 영상 처리와 실시간 운영 체제 및 Linux 등 풍부한 운영 체제를 구동하는 쿼드코어 RISC-V 애플리케이션 등급 프로세서를 동시에 지원하는 유일한 미드레인지 디바이스다. 마이크로칩의 스마트 임베디드 비전 개발 플랫폼은 앞서 출시된 마이크로칩의 VectorBlox 소프트웨어 개발 키트(SDK) 및 IP에 합류해 기존 FPGA 전문 지식 없이도 학습된 신경망을 프로그래밍하도록 FPGA 디바이스를 사용한다. 최신 제품군은 열적으로 까다로운 IIoT 및 공장 자동화 애플리케이션 환경에서 엣지 컴퓨팅 솔루션 개발을 간소화한다. 이러한 솔루션을 위한 해당 플랫폼의 IP, 하드웨어 및 툴은 다음과 같다. 임베디드 비전의 경우, 듀얼 4K MIPI CSI-2 카메라, FPGA 메자닌 카드(FMC) 기반 확장 기능이 있는 HDMI 2.0, CoaXPress 2.0
헬로티 서재창 기자 | 에지 컴퓨팅 애플리케이션에서 성능 향상 및 저전력 소비를 동시에 구현해야 할 필요성이 대두되면서, 전력 효율성을 가속화하는 동시에 유연성 및 제품 출시 기간 단축이라는 이점을 제공하는 FPGA에 대한 수요가 높아졌다. 그러나 대부분의 에지 컴퓨팅, 컴퓨터 비전 및 산업 제어 알고리즘은 FPGA 하드웨어 지식이 거의 또는 전혀 없는 개발자에 의해 기본적으로 C++로 개발되고 있다. 이러한 중요한 개발 커뮤니티를 지원하기 위해 마이크로칩테크놀로지는 C++ 알고리즘을 FPGA 최적화된 RTL(Register Transfer Level) 코드로 직접 변환해 생산성과 설계 용이성을 대폭 향상시키는 HLS(High Level Synthesis) 디자인 워크플로우인 SmartHLS를 PolarFire FPGA 제품군에 새롭게 추가했다. 마이크로칩의 FPGA 사업부 부사장인 브루스 와이어(Bruce Weyer)는 "SmartHLS는 Libero SoC 디자인 툴 스위트를 개선하는 동시에, 다양한 알고리즘 개발자 커뮤니티가 FPGA 하드웨어 전문성 없이도 수상 경력에 빛나는 마이크로칩의 미드레인지 PolarFire 및 PolarFire SoC 플랫폼의
헬로티 서재창 기자 | 래티스 반도체(이하 래티스)는 오늘 온라인으로 개최된 신제품 발표회를 통해 자사의 저전력 FPGA와 함께 사용하는 소프트웨어 설계 툴의 최신 버전 'Lattice Radiant 3.0'을 발표했다. 이 툴은 래티스 넥서스 플랫폼을 기반으로 하는 최신 제품군인 새로운 래티스 CertusPro-NX 제품군 같이 높은 밀도의 디바이스를 지원하며, 래티스 FPGA를 기반으로 하는 시스템 설계를 손쉽게 개발하는 새로운 기능을 제공한다. 시스템 개발자가 하드웨어 플랫폼을 평가할 때 실제 하드웨어는 여러 선택 기준 중 하나일 뿐이다. 개발자는 하드웨어와 함께 해당 하드웨어를 설정하는 데 사용되는 설계 소프트웨어 또한 사용 편의성과 지원 기능을 중심으로 평가하는데, 그 이유는 이러한 특성이 전반적인 시스템 개발 시간과 비용에 상당한 영향을 미치기 때문이다. 안티 루카츠(Antti Lukats) 트렌즈 일렉트로닉스 CTO는 “산업 및 자동차 시장을 위한 FPGA 기반 SoM(system on module) 솔루션의 선도 기업으로서, 우리는 수십 년 동안 하드웨어 개발에 사용되는 다양한 소프트웨어 툴을 경험해봤다”고 밝혔다. 안티 루카츠 CTO는 “La
헬로티 서재창 기자 | 뉴 스페이스 분야에 사용되는 소형 위성단 및 기타 시스템 개발자의 경우 높은 신뢰성과 방사선 보호를 제공하는 동시에 엄격한 비용과 일정 요건을 충족시켜야 한다. 이들 개발자에게 더욱 빠르고 비용 효율적인 생산 방법을 제공하기 위해 마이크로칩테크놀로지는 최초의 방사선 내성(RT) FPGA를 출시했다. 해당 신제품은 JEDEC 인증 플라스틱 패키지로 저렴한 가격으로 제공되며, RTG4 FPGA의 입증된 신뢰성과 수십 년간의 우주비행 경험을 바탕으로 전체 QML(Qualified Manufacturers List) 인증 획득을 위한 절차 또한 밟지 않아도 된다. 마이크로칩의 FPGA 사업부 우주항공 사업부 마케팅 디렉터인 켄 오닐(Ken O’Neill)은 "이번 신제품 출시는 낮은 단가로 대량의 우주산업 등급 부품을 공급받고자 하는 시스템 개발자에게 중요한 이정표"라고 말했다. 켄 오닐 디렉터는 "리드타임을 단축시켜 서비스 출시 주기를 앞당기도록 한다. 해당 RTG4 FPGA는 신뢰성 및 방사선 방호 기준이 매우 높을 뿐만 아니라 플라스틱 패키지와 서브 QML 심사를 통해 비용을 절감한다”고 말했다. 마이크로칩의 RTG4 서브 QML FPG
헬로티 서재창 기자 | 네이버 D2SF(D2 Startup Factory)가 AR 커머스 및 동영상 반도체 스타트업에 신규 투자했다. 투자 대상이 된 스타트업은 ▲3D 복원 기술 기반으로 AR 커머스 솔루션을 개발한 리콘랩스, ▲반도체 IP 기반의 동영상 처리 및 압축 솔루션을 개발한 블루닷이다. 리콘랩스는 스마트폰 카메라로 상품의 사진이나 영상을 찍으면, 자동으로 3D 모델을 생성해 웹에서 보여주는 AR 커머스 솔루션을 개발했다. 실감나고 다양한 쇼핑 경험에 대한 이용자들의 니즈는 점차 커지고 있고, 실제로 AR 커머스를 도입한 쇼핑몰의 경우 구매전환율, 체류시간 등 주요 지표가 크게 상승했다. AR 커머스 구현에는 많은 시간과 비용이 소요되는데, 리콘랩스 솔루션을 활용하면 별도 장비나 앱 없이도 빠르고 저렴하게 AR 커머스를 도입할 수 있다. 연내 정식 솔루션을 출시할 계획이며, LG하우시스, 핀즐 등과 인테리어 AR 구현을 위한 협력도 논의하고 있다. 리콘랩스는 이미지 추론, 3D 복원 및 모델링, 웹AR 등 AR 전반에 걸쳐 뛰어난 역량을 보유하고 있는 팀이다. 특히 기술 연구, 제품 개발, 그래픽 디자인 역량을 모두 내재화하고 있어, 빠른
헬로티 함수미 기자 | 마우저 일렉트로닉스는 자일링스(Xilinx)의 Kria KV260 비전 AI 스타터 키트를 공급한다고 밝혔다. Kria KV260을 사용하면 AI 개발 경험이 없는 설계 엔지니어도 FPGA 플랫폼에 설계와 알고리즘을 신속하게 구현할 수 있다. 이 키트는 가속화된 비전 애플리케이션의 지원을 위해 특별 제작됐다. 소비자 및 산업 개발자가 FPGA 또는 FPGA 도구에 대한 지식이 없어도 1시간 이내에 시작 및 실행할 수 있다. 마우저에서 제공하는 Kria KV260 비전 AI 스타터 키트는 개발자가 애플리케이션 소프트웨어에서 AI 모델, FPGA 설계에 이르기까지 모든 추상화 수준에서 선호되는 설계 환경을 통해 사용자 지정 및 차별화 기능을 추가할 수 있는 아웃오브더박스(out-of-the-box, 즉시 사용 가능한) 플랫폼이다. 이 키트는 Kria K26 SOM(system-on-modules)을 이용해 대량으로 설치하고자 하는 애플리케이션을 개발할 수 있다. Kria KV260 비전 AI 스타터 키트에는 최대 8개의 인터페이스에 대한 다중 카메라 지원, 3개의 MIPI 센서 인터페이스, USB 카메라, 내장 ISP 컴포넌트, HDMI
헬로티 서재창 기자 | 인텔은 식스 파이브 서밋에서 인프라 처리 장치(IPU)의 비전을 발표했다고 15일 밝혔다. IPU는 클라우드 및 통신 서비스 제공업체가 CPU의 오버헤드를 줄이고 성능을 높이도록 설계된 프로그램 가능한 네트워크 장치다. 고객은 IPU로 데이터의 처리 및 저장 간 균형을 맞추는 안전하고 프로그래밍 가능한 안정적인 솔루션을 활용하며, 리소스를 보다 효율적으로 활용한다. 귀도 아펜젤러(Guido Appenzeller) 인텔 데이터 플랫폼 그룹 최고기술책임자(CTO)는 “IPU는 새로운 기술 범주에 속하는 인텔의 클라우드 전략의 중요한 한 축이다. IPU는 인텔 스마트NIC 기능에서 발전된 것으로, 오늘날 데이터센터에 존재하는 복잡성과 비효율성을 해결하기 위한 기술”이라고 말했다. 귀도 아펜젤러 CTO는 “인텔은 고객 및 파트너와 함께 솔루션을 개발하고 혁신하는데 전념하고 있으며, IPU는 이러한 협업을 잘 보여주는 예시”라고 말했다. IPU는 프로그래밍이 가능한 네트워크 장치로, 데이터센터에서 시스템 수준의 인프라 리소스를 안전하게 가속하면서 지능적으로 관리하도록 지원한다. 클라우드 운영자는 IPU로 높은 성능과 예측 가능성을 유지하면서,
[헬로티] 마이크로칩테크놀로지는 정보가 악의적인 목적으로 유출되는 것을 방지하는 DesignShield 개발 툴을 출시해 FPGA 제품군의 보안을 한층 강화했다. 마이크로칩의 FPGA 사업부 부사장인 브루스 와이어는 “마이크로칩은 보안 분야 선두업체로서 복제, 지적재산권(IP) 침해, 리버스 엔지니어링 및 악성 트로이 목마 코드 삽입의 위험을 줄이는 최신 대응책이 포함된 포트폴리오를 제공한다"며 "DesignShield 툴은 비트스트림 보호 매커니즘의 상태를 개선할 뿐만 아니라, 구축된 시스템이 계획대로 동작하고, 위조범으로부터의 안전은 물론 개발자의 디자인 투자와 브랜드 평판에 대한 위협으로부터 보호할 수 있도록 추가적인 방어 계층을 제공한다”고 설명했다. DesignShield 툴은 현장에 구축된 시스템에서 FPGA 비트스트림을 가로채려는 사이버 범죄자로부터 항공우주, 방위산업 및 기타 고신뢰성 시스템 개발자를 보호하기 위해 개발됐다. DesignShield 툴은 로직 및 라우팅 기반 암호화 기술의 조합을 통해 논리적 등가를 모호하게 함으로써 CPI를 포함하는 비트스트림이 리버스 엔지니어링 되는 것을 방지한다. 이로써 시스템 손상 위험을 줄이는 동시에 디
[첨단 헬로티] 최신 반도체 및 전자부품을 공급하는 공인 유통기업 마우저 일렉트로닉스는 마이크로칩 테크놀로지(Microchip Technology)의 Hello FPGA 키트를 공급한다고 발표했다. 이 키트는 중소 규모의 FPGA 지식을 갖춘 최종 사용자를 대상으로 하는 엔트리 레벨 플랫폼이다. Hello FPGA 키트는 인공 지능 및 디지털 신호 처리의 프로토타입 제작을 지원하며, 개발자가 FPGA 코어 소비전력을 측정할 수 있는 전력 모니터 GUI를 포함한다. 이 키트는 통신, 산업, 항공, 의료, 국방 애플리케이션 등 광범위한 솔루션의 개발에 적합하다. 마우저 일렉트로닉스에서 공급하는 Microchip Hello FPGA 키트에는 FPGA 메인보드, 카메라 센서 보드, LCD 보드 및 USB 케이블이 포함되어 있다. FPGA 메인보드는 SmartFusion2 SoC(시스템 온 칩) FPGA를 기반으로 한다. 저전력 SmartFusion2 장치는 FPGA 구조에 256KB의 내장 플래시, 광범위한 주변기기, 명령 캐시 및 ETM(Embedded Trace Macrocell)을 포함한 166-MHz Arm Cortex-M3 마이크로컨트롤러 서브시스템을 결합
[첨단 헬로티] 인텔은 지난 2월 27일, 58G PAM4 트랜시버 기술이 탑재된 FPGA(Field Programmable Gate Array)인 '인텔 Stratix 10 TX FPGA'를 출시했다. 인텔 Stratix 10 TX FPGA는, FPGA를 58G PAM4 기술과 통합시켜 기존 솔루션과 비교했을 때, 트랜시버 대역폭 성능을 두 배 향상시킬 수 있다. 인텔 Stratix 10 TX FPGA는 네트워킹, NFV 및 광 전송 솔루션의 미래를 구현하기 위해 1Gbps~58Gbps의 직렬 데이터 속도와 함께 최대 144개의 트랜시버 레인을 제공한다. 이 조합은 기존의 모든 FPGA보다 높은 총 대역폭을 제공함으로써, 설계자가 100G, 200G 및 400G 전송 속도로 확장할 수 있다. 듀얼 모드 변조, 58G PAM4 및 30G NRZ를 지원함으로써, 새로운 인프라는 기존 네트워크 인프라와 역호환성을 유지하면서 58G의 데이터 속도를 달성할 수 있다. 100GE MAC및 FEC를 비롯한 광범위한 IP(Intellectual Property) 코어는 최적의 성능, 대기 시간 및 전력을 제공한다. 인텔의 레이넷 오(Reynette Au) 프로그래머블 솔
FPGA, GPU, ASIC으로 제어되는 시스템 보드에서 전력 관리와 관련된 설계 문제들이 발행한다. 확신을 가지고 전력 관리 레이아웃을 하려면 어떻게 해야 할 것인가? 이 글에서는 Altera Arria 10 FPGA 및 SoC의 개발 키트를 가지고서 전원 트리와 BOM(bill of materials) 등을 살펴본다. FPGA, GPU, ASIC으로 제어되는 시스템 보드에서 전력 관리와 관련된 설계 문제들은 소수에 불과하지만, 얼마 안되는 이 문제들은 반복적인 디버깅을 초래하므로 시스템 출시 일정을 심각하게 지연시킬 수 있다. 그러나 수많은 전력 및 DC/DC 레귤레이션 문제들은 전력 제품 공급업체를 비롯해 FPGA, GPU, ASIC 제조업체가 검증한 설계 또는 유사한 설계가 이용될 경우, 방지할 수 있다. 하지만 기본적으로 문제를 파악하고 해결책을 찾아야 하는 것은 시스템 설계자의 몫이다. 이들 엔지니어들은 이미 복잡한 디지털 부분을 구성하느라고 많은 애를 먹고 있다. 전력 문제는 수많은 설계자들이 예측하는 간단한 작업이 아니기 때문에, 설계시 아날로그 및 전력 부분을 해결하는 것이 중요한 과제다. 신중한 전력 관리 계획 필요 트랜시버, 메모리 모듈,
고속 측정·데이터 스트리밍으로 테스트 신뢰성 높여 NI LabVIEW RIO 기술이 적용된 PXI 모듈형 계측기는 RIO 기술의 핵심인 FPGA를 기반으로 고속의 측정과 데이터 스트리밍이 가능하며, 고정밀 타이밍과 연산이 요구되는 애플리케이션을 PC 기반이 아닌 FPGA 기반에서 구현함으로써 보다 신뢰성 있는 테스트 결과를 얻을 수 있다. 또한, RF 수신기, RF 발신기, 직접 프로그래밍 가능한 FPGA로 구성되는 VST는 기존 VSA/VSG 패러다임 그 이상을 구현한다. 빠른 기술 변화와 함께 IoT 시대가 도래 하면서 기술은 좀 더 복잡해지고 있고, 이를 적용하고 테스트를 해야 하는 엔지니어들에게는 정확하게 측정하고 분석하는 것이 큰 도전과제로 다가오고 있다. 이러한 고정밀 데이터들을 정확하게 분석하기 위해서는 고용량의 데이터를 빠르게 전송하고 보관하는 것이 기본적으로 뒷받침되어야만 이후의 정밀 분석이 가능하다. 즉, 빅 데이터를 빠르게 처리할 수 있는 능력이 계측기에도 필요하게 된 것이다. PC의 기능도 같이 발전하고 있긴 하지만, 이러한 테스트와 분석 트렌드를 따라가기가 쉽지 않고, 일부 산업 애플리케이션 영역에서는 완전히 새로운 접근방
알테라 코포레이션(Altera Corporation)은 NAND 플래시 수명을 두 배 늘려주고 프로그램 삭제 사이클 수를 현재의 NAND 플래시 구현 대비 최대 7배까지 증가시킬 수 있는 아리아(Arria®) 10 SoC 기반 스토리지 레퍼런스 디자인을 개발했다. 레퍼런스 디자인은 최적화된 비용 효율적, 단일 칩 솔루션에 듀얼 코어 ARM® Cortex®A9 프로세서를 통합한 아리아 10 SoC를 포함하고 있으며, 모비베일(Mobiveil)의 SSD(solid-state disk) 컨트롤러와 NVMdurance의 NAND 최적화 소프트웨어를 탑재하고 있다. 이 레퍼런스 디자인은 NAND 이용에 향상된 성능과 유연성을 제공할 뿐 아니라 데이터 센터 장비의 수명을 증가시켜 NAND 어레이 비용을 줄여준다. 하드 프로세서 시스템이 통합된 FPGA를 사용할 경우 설계자는 차세대 NAND 디바이스의 비용 절감 이점을 신속하게 이용하면서 시스템의 성능, 내구성, 스토리지 용량을 극대화하도록 솔루션을 최적화할 수 있는 유연성을 확보할 수 있다. 이 스토리지 솔루션은 아리아 10 SoC에 PCIe 기반 SSD를 위한 구성 가능한 컨트롤러인 모비베일의